- 相关推荐
网上常见的笔试题
模拟电路1、基尔霍夫定理的内容是什么?(仕兰微电子)
2、平板电容公式(c=εs/4πkd)。(未知)
3、最基本的如三极管曲线特性。(未知)
4、描述反馈电路的概念,列举他们的应用。(仕兰微电子)
5、负反馈种类(电压并联反馈,电流串联反馈,电压串联反馈和电流并联反馈);负反
馈的优点(降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非
线性失真,有效地扩展放大器的通频带,自动调节作用)(未知)
6、放大电路的频率补偿的目的是什么,有哪些方法?(仕兰微电子)
7、频率响应,如:怎么才算是稳定的,如何改变频响曲线的几个方法。(未知)
8、给出一个查分运放,如何相位补偿,并画补偿后的波特图。(凹凸)
9、基本放大电路种类(电压放大器,电流放大器,互导放大器和互阻放大器),优缺
点,特别是广泛采用差分结构的原因。(未知)
10、给出一差分电路,告诉其输出电压y+和y-,求共模分量和差模分量。(未知)
11、画差放的两个输入管。(凹凸)
12、画出由运放构成加法、减法、微分、积分运算的电路原理图。并画出一个晶体管级的
运放电路。(仕兰微电子)
13、用运算放大器组成一个10倍的放大器。(未知)
14、给出一个简单电路,让你分析输出电压的特性(就是个积分电路),并求输出端某点
的 rise/fall时间。(infineon笔试试题)
15、电阻r和电容c串联,输入电压为r和c之间的电压,输出电压分别为c上电压和r上电
压,要求绘制这两种电路输入电压的频谱,判断这两种电路何为高通滤波器,何为低通滤
波器。当rc<
16、有源滤波器和无源滤波器的原理及区别?(新太硬件)
17、有一时域信号s=v0sin(2pif0t)+v1cos(2pif1t)+v2sin(2pif3t+90),当其通过低通、
带通、高通滤波器后的信号表示方式。(未知)
18、选择电阻时要考虑什么?(东信笔试题)
19、在cmos电路中,要有一个单管作为开关管精确传递模拟低电平,这个单管你会用p管
还是n管,为什么?(仕兰微电子)
20、给出多个mos管组成的电路求5个点的电压。(infineon笔试试题)
21、电压源、电流源是集成电路中经常用到的模块,请画出你知道的线路结构,简单描述
其优缺点。(仕兰微电子)
22、画电流偏置的产生电路,并解释。(凹凸)
23、史密斯特电路,求回差电压。(华为面试题)
24、晶体振荡器,好像是给出振荡频率让你求周期(应该是单片机的,12分之一周期....)
(华为面试题)
25、lc正弦波振荡器有哪几种三点式振荡电路,分别画出其原理图。(仕兰微电子)
26、vco是什么,什么参数(压控振荡器?) (华为面试题)
27、锁相环有哪几部分组成?(仕兰微电子)
28、锁相环电路组成,振荡器(比如用d触发器如何搭)。(未知)
29、求锁相环的输出频率,给了一个锁相环的结构图。(未知)
30、如果公司做高频电子的,可能还要rf知识,调频,鉴频鉴相之类,不一一列举。(未
知)
31、一电源和一段传输线相连(长度为l,传输时间为t),画出终端处波形,考虑传输线
无损耗。给出电源电压波形图,要求绘制终端波形图。(未知)
32、微波电路的匹配电阻。(未知)
33、dac和adc的实现各有哪些方法?(仕兰微电子)
34、a/d电路组成、工作原理。(未知)
35、实际工作所需要的一些技术知识(面试容易问到)。如电路的低功耗,稳定,高速如何
做到,调运放,布版图注意的地方等等,一般会针对简历上你所写做过的东西具体问,肯
定会问得很细(所以别把什么都写上,精通之类的词也别用太多了),这个东西各个人就
不一样了,不好说什么了。(未知)
_______________________________________________________________________
数字电路
1、同步电路和异步电路的区别是什么?(仕兰微电子)
2、什么是同步逻辑和异步逻辑?(汉王笔试)
同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。
3、什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?(汉王笔试)
线与逻辑是两个输出信号相连可以实现与的功能。在硬件上,要用oc门来实现,由于不用
oc门可能使灌电流过大,而烧坏逻辑门。同时在输出端口应加一个上拉电阻。
4、什么是setup 和holdup时间?(汉王笔试)
5、setup和holdup时间,区别.(南山之桥)
6、解释setup time和hold time的定义和在时钟信号延迟时的变化。(未知)
7、解释setup和hold time violation,画图说明,并说明解决办法。(威盛via
2003.11.06 上海笔试试题)
setup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是指触发
器的时钟信号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如上
升沿有效)t时间到达芯片,这个t就是建立时间-setup time.如不满足setup time,这个
数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。
保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。如果hold time
不够,数据同样不能被打入触发器。
建立时间(setup time)和保持时间(hold time)。建立时间是指在时钟边沿前,数据信
号需要保持不变的时间。保持时间是指时钟跳变边沿后数据信号需要保持不变的时间。如
果不满足建立和保持时间的话,那么dff将不能正确地采样到数据,将会出现
metastability的情况。如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时
间,那么超过量就分别被称为建立时间裕量和保持时间裕量。
8、说说对数字逻辑中的竞争和冒险的理解,并举例说明竞争和冒险怎样消除。(仕兰微
电子)
9、什么是竞争与冒险现象?怎样判断?如何消除?(汉王笔试)
在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致
叫竞争。产生毛刺叫冒险。如果布尔式中有相反的信号则可能产生竞争和冒险现象。解决
方法:一是添加布尔式的消去项,二是在芯片外部加电容。
10、你知道那些常用逻辑电平?ttl与coms电平可以直接互连吗?(汉王笔试)
常用逻辑电平:12v,5v,3.3v;ttl和cmos不可以直接互连,由于ttl是在0.3-3.6v之
间,而cmos则是有在12v的有在5v的。cmos输出接到ttl是可以直接互连。ttl接到cmos需
要在输出端口加一上拉电阻接到5v或者12v。
11、如何解决亚稳态。(飞利浦-大唐笔试)
亚稳态是指触发器无法在某个规定时间段内达到一个可确认的状态。当一个触发器进入亚
稳态时,既无法预测该单元的输出电平,也无法预测何时输出才能稳定在某个正确的电平
上。在这个稳定期间,触发器输出一些中间级电平,或者可能处于振荡状态,并且这种无
用的输出电平可以沿信号通道上的各个触发器级联式传播下去。
12、ic设计中同步复位与 异步复位的区别。(南山之桥)
13、moore 与 meeley状态机的特征。(南山之桥)
14、多时域设计中,如何处理信号跨时域。(南山之桥)
15、给了reg的setup,hold时间,求中间组合逻辑的delay范围。(飞利浦-大唐笔试)
delay < period - setup – hold
16、时钟周期为t,触发器d1的建立时间最大为t1max,最小为t1min。组合逻辑电路最大延
迟为t2max,最小为t2min。问,触发器d2的建立时间t3和保持时间应满足什么条件。(华
为)
17、给出某个一般时序电路的图,有tsetup,tdelay,tck->q,还有 clock的delay,写出决
定最大时钟的因素,同时给出表达式。(威盛via 2003.11.06 上海笔试试题)
18、说说静态、动态时序模拟的优缺点。(威盛via 2003.11.06 上海笔试试题)
19、一个四级的mux,其中第二级信号为关键信号如何改善timing。(威盛via
2003.11.06 上海笔试试题)
20、给出一个门级的图,又给了各个门的传输延时,问关键路径是什么,还问给出输入,
使得输出依赖于关键路径。(未知)
21、逻辑方面数字电路的卡诺图化简,时序(同步异步差异),触发器有几种(区别,优
点),全加器等等。(未知)
22、卡诺图写出逻辑表达使。(威盛via 2003.11.06 上海笔试试题)
23、化简f(a,b,c,d)= m(1,3,4,5,10,11,12,13,14,15)的和。(威盛)
24、please show the cmos inverter schmatic,layout and its cross sectionwith p-
well process.plot its transfer curve (vout-vin) and also explain the
operation region of pmos and nmos for each segment of the transfer curve? (威
盛笔试题circuit design-beijing-03.11.09)
25、to design a cmos invertor with balance rise and fall time,please define
the ration of channel width of pmos and nmos and explain?
26、为什么一个标准的倒相器中p管的宽长比要比n管的宽长比大?(仕兰微电子)
27、用mos管搭出一个二输入与非门。(扬智电子笔试)
28、please draw the transistor level schematic of a cmos 2 input and gate and
explain which input has faster response for output rising edge.(less delay
time)。(威盛笔试题circuit design-beijing-03.11.09)
29、画出not,nand,nor的符号,真值表,还有transistor level的电路。(infineon笔
试)
30、画出cmos的图,画出tow-to-one mux gate。(威盛via 2003.11.06 上海笔试试题)
31、用一个二选一mux和一个inv实现异或。(飞利浦-大唐笔试)
32、画出y=a*b+c的cmos电路图。(科广试题)
33、用逻辑们和cmos电路实现ab+cd。(飞利浦-大唐笔试)
34、画出cmos电路的晶体管级电路图,实现y=a*b+c(d+e)。(仕兰微电子)
35、利用4选1实现f(x,y,z)=xz+yz''。(未知)
36、给一个表达式f=xxxx+xxxx+xxxxx+xxxx用最少数量的与非门实现(实际上就是化
简)。
37、给出一个简单的由多个not,nand,nor组成的原理图,根据输入波形画出各点波形。
(infineon笔试)
38、为了实现逻辑(a xor b)or (c and d),请选用以下逻辑中的一种,并说明为什
么?1)inv 2)and 3)or 4)nand 5)nor 6)xor 答案:nand(未知)
39、用与非门等设计全加法器。(华为)
40、给出两个门电路让你分析异同。(华为)
41、用简单电路实现,当a为输入时,输出b波形为…(仕兰微电子)
42、a,b,c,d,e进行投票,多数服从少数,输出是f(也就是如果a,b,c,d,e中1的个数比0
多,那么f输出为1,否则f为0),用与非门实现,输入数目没有限制。(未知)
43、用波形表示d触发器的功能。(扬智电子笔试)
44、用传输门和倒向器搭一个边沿触发器。(扬智电子笔试)
45、用逻辑们画出d触发器。(威盛via 2003.11.06 上海笔试试题)
46、画出dff的结构图,用verilog实现之。(威盛)
47、画出一种cmos的d锁存器的电路图和版图。(未知)
48、d触发器和d锁存器的区别。(新太硬件面试)
49、简述latch和filp-flop的异同。(未知)
50、latch和dff的概念和区别。(未知)
51、latch与register的区别,为什么现在多用register.行为级描述中latch如何产生的。
(南山之桥)
52、用d触发器做个二分颦的电路.又问什么是状态图。(华为)
53、请画出用d触发器实现2倍分频的逻辑电路?(汉王笔试)
54、怎样用d触发器、与或非门组成二分频电路?(东信笔试)
55、how many flip-flop circuits are needed to divide by 16? (intel) 16分频?
56、用filp-flop和logic-gate设计一个1位加法器,输入carryin和current-stage,输出
carryout和next-stage. (未知)
57、用d触发器做个4进制的计数。(华为)
58、实现n位johnson counter,n=5。(南山之桥)
59、用你熟悉的设计方式设计一个可预置初值的7进制循环计数器,15进制的呢?(仕兰
微电子)
60、数字电路设计当然必问verilog/vhdl,如设计计数器。(未知)
61、blocking nonblocking 赋值的区别。(南山之桥)
62、写异步d触发器的verilog module。(扬智电子笔试)
module dff8(clk , reset, d, q);
input clk;
input reset;
input [7:0] d;
output [7:0] q;
reg [7:0] q;
always @ (posedge clk or posedge reset)
if(reset)
q <= 0;
else
q <= d;
endmodule
63、用d触发器实现2倍分频的verilog描述? (汉王笔试)
module divide2( clk , clk_o, reset);
input clk , reset;
output clk_o;
wire in;
reg out ;
always @ ( posedge clk or posedge reset)
if ( reset)
out <= 0;
else
out <= in;
assign in = ~out;
assign clk_o = out;
endmodule
64、可编程逻辑器件在现代电子设计中越来越重要,请问:a) 你所知道的可编程逻辑器
件有哪些? b) 试用vhdl或verilog、able描述8位d触发器逻辑。(汉王笔试)
pal,pld,cpld,fpga。
module dff8(clk , reset, d, q);
input clk;
input reset;
input d;
output q;
reg q;
always @ (posedge clk or posedge reset)
if(reset)
q <= 0;
else
q <= d;
endmodule
65、请用hdl描述四位的全加法器、5分频电路。(仕兰微电子)
66、用verilog或vhdl写一段代码,实现10进制计数器。(未知)
67、用verilog或vhdl写一段代码,实现消除一个glitch。(未知)
68、一个状态机的题目用verilog实现(不过这个状态机画的实在比较差,很容易误解
的)。(威盛via 2003.11.06 上海笔试试题)
69、描述一个交通信号灯的设计。(仕兰微电子)
70、画状态机,接受1,2,5分钱的卖报机,每份报纸5分钱。(扬智电子笔试)
71、设计一个自动售货机系统,卖soda水的,只能投进三种硬币,要正确的找回钱
数。 (1)画出fsm(有限状态机);(2)用verilog编程,语法要符合fpga设计
的要求。(未知)
72、设计一个自动饮料售卖机,饮料10分钱,硬币有5分和10分两种,并考虑找零:(1)
画出fsm(有限状态机);(2)用verilog编程,语法要符合fpga设计的要求;(3)设计
工程中可使用的工具及设计大致过程。(未知)
73、画出可以检测10010串的状态图,并verilog实现之。(威盛)
74、用fsm实现101101的序列检测模块。(南山之桥)
a为输入端,b为输出端,如果a连续输入为1101则b输出为1,否则为0。
例如a: 0001100110110100100110
b: 0000000000100100000000
请画出state machine;请用rtl描述其state machine。(未知)
75、用verilog/vddl检测stream中的特定字符串(分状态用状态机写)。(飞利浦-大唐
笔试)
76、用verilog/vhdl写一个fifo控制器(包括空,满,半满信号)。(飞利浦-大唐笔试)
77、现有一用户需要一种集成电路产品,要求该产品能够实现如下功能:y=lnx,其中,x
为4位二进制整数输入信号。y为二进制小数输出,要求保留两位小数。电源电压为3~5v假
设公司接到该项目后,交由你来负责该产品的设计,试讨论该产品的设计全程。(仕兰微
电子)
78、sram,falsh memory,及dram的区别?(新太硬件面试)
79、给出单管dram的原理图(西电版《数字电子技术基础》作者杨颂华、冯毛官205页图9
-14b),问你有什么办法提高refresh time,总共有5个问题,记不起来了。(降低温
度,增大电容存储容量)(infineon笔试)
80、please draw schematic of a common sram cell with 6 transistors,point out
which nodes can store data and which node is word line control? (威盛笔试题
circuit design-beijing-03.11.09)
81、名词:sram,ssram,sdram
名词irq,bios,usb,vhdl,sdr
irq: interrupt request
bios: basic input output system
usb: universal serial bus
vhdl: vhic hardware description language
sdr: single data rate
压控振荡器的英文缩写(vco)。
动态随机存储器的英文缩写(dram)。
名词解释,无聊的外文缩写罢了,比如pci、ecc、ddr、interrupt、pipeline、
irq,bios,usb,vhdl,vlsi vco(压控振荡器) ram (动态随机存储器),fir iir dft(离散
傅立叶变换)或者是中文的,比如:a.量化误差 b.直方图 c.白平衡
【网上常见的笔试题】相关文章:
常见的电路笔试题08-03
中兴2015笔试题08-22
360笔试题分享10-09
迅雷2011.10.21笔试题09-09
常见LG笔试题目分享,试题分享06-22
常见通用的面试题10-14
护士常见笔试题分享08-22
华为2015年笔试题06-30
360笔试题目201509-20
常见的EQ面试题08-20